## Calculadora Verilog

Bernardo Fraga João Terra Raul Costa Pedro Oliveira

## **Objetivo:**

O objetivo desse projeto é criar uma calculadora básica, utilizando Verilog, capaz de realizar operações aritméticas básicas entre dois números - até um total de 32 bits -, sendo elas: adição, subtração e multiplicação (utilizando somas consecutivas) e o comando de igualdade, responsável por executar as operações. Também será possível limpar a calculadora e visualizar uma mensagem de erro quando o display chegar no limite de 32 bits.

Queremos fazer um arquivo de testbench, chamado <u>tb\_final.sv</u>, para que seja possível testar a calculadora. Nele, iremos simular possíveis entradas de um usuário, testando situações incomuns e de possíveis erros. Utilizaremos a ferramenta Questa para simular o clock e o reset, assim como visualizar as ondas (sinais) subindo e descendo.

## Metodologia:

Antes de começar a desenvolver toda a lógica da calculadora, desenvolvemos dois arquivos responsáveis por controlar 8 displays de 7 segmentos cadas, os quais irão ser usados para mostrar os números da calculadora. São eles o <u>Display.sv</u>, responsável por mostrar um dígito em um display individualmente, e o <u>Display Ctrl.sv</u>, responsável por usar o Display.sv para controlar as posições de cada dígito entre os 8 displays.

O módulo principal do projeto é a <u>Calculadora\_Top.sv.</u> ela é responsável por receber 3 informações: CMD, CLOCK, RESET. O CMD é o **comando** do usuário, de 4 bits, ele é levado para o módulo <u>Calculadora.sv</u>. Nesse módulo é onde ocorre toda lógica da calculadora.

Primeiramente, o código dentro do módulo <u>Calculadora.sv</u> utiliza um bloco sequencial "always", sensível à borda do **clock** e do **reset**, implementado uma lógica simples com if/else dentro, o qual espera um dígito de 0 à 9 ou uma operação.

Se identificar que é um dígito, ele atribui a um registrador chamado *Reg1* o valor desse dígito e continua atribuindo mais valores caso o usuário digite mais números. Se o programa identificar que não é um dígito, ele entende que só pode ser uma operação.

Se essa operação **não for** "igual a", o comando do usuário é armazenado como operador e a variável **set op** recebe "1". Agora como é **set op** é diferente de zero, o

primeiro *else if* é ativo, fazendo com que o comando do usuário seja armazenado no **Reg2**. Após isso, o programa, novamente, espera outra operação. Se essa operação for "igual a", então o programa entra no bloco condicional "else if (cmd == 4'b1110)", onde existe um case para identificar qual operação realizar.

Conforme o valor da operação, salvo anteriormente, o programa realiza quatro possíveis ações:

- Adição: Faz uma soma simples entre Reg1 e Reg2.
- Subtração: Faz uma subtração simples entre Reg1 e Reg2.
- Multiplicação: Usa somas em sequência para realizar a multiplicação.
  - Se Reg1 e Reg2 for zero, a saída será zero.
  - Se não, o estado da calculadora passa para OCUPADO. Nesse estado, a cada ciclo do clock o valor de Reg1 é somado à saída e o contador incrementado até chegar ao valor de Reg2. Quando o contador for igual ao Reg2, o estado volta para PRONTA.
- **Backspace:** Apaga o último dígito inserido no Reg1, fazendo uma divisão por 10. Caso o valor de set\_op já tenha mudado para 1, ele faz essa divisão no Reg2.

Para a lógica das posições no display, fizemos com que a cada dígito recebido, o dígito vai para o *dig* do display e a *pos* é incrementada em um, pulando assim para o próximo display.

## Testagem:

Para testar o código, fizemos um simples *test bench* o qual simula entradas no comando a cada ciclo de um *clock*. Nas testagens encontramos erros, possivelmente erros de lógica na <u>calculadora.sv</u>. Percebemos que o primeiro display é pulado, mesmo utilizando uma lógica para que o *pos* não seja incrementado na primeira vez. Também tivemos problemas com números com mais de um algarismo, mesmo utilizando a lógica que multiplica o <u>reg1/reg2</u> por 10 e em seguida acrescenta o comando do usuário. Nas testagens foi possível observar que os valores dos registradores e dos resultados só são mostrados dois clocks após a entrada simulada. Outro pequeno problema foi que, o último resultado fica se repetindo até acabar os displays, caso não recebe mais nenhum comando após ele.

```
// Geração de clock
initial clock = 0;
always #5 clock = ~clock;
initial begin
   // Inicialização
```

```
cmd = 4'b0000;
#10 reset = 0;
#10 reset = 0;
#100;
$stop;
```



Os números acima são representações em hexadecimal dos displays, representados em binário, por isso fizemos essa simples tabela para ajudar na compreensão:

- 0 3F
- 1 06
- 2 5B
- 3 4F
- 4 66
- 5 6D
- 6 7D
- 7 07
- 8 7F
- 9 6F
- a Soma
- b Subt
- c Mult
- d Vazio
- e Igual